赌博网站大全:MSP430F5438 RTC操作实验详解

畅学单片机 ? 2018-06-21 10:29 ? 次阅读

揭秘微信赌博群 www.b03i.com.cn 1.??樵?/p>

如图 ,RTC 由两个分频寄存器 RP0TS,RP1TS 对 RTOSSEL 选择的时钟源进行分频,在日历模式下,时钟源 ACLK=32768,经过 RP0TS,RP1TS 分别 256 和 128 分频率后频率为 1HZ ,提供给 32 位 RTC 寄存器时钟源,通过 RTCSSEL 选择 11 或者 10。每 1S ,RTCSEC(秒)加一秒,加到 60,秒从 0 开始计数,RTCMIN 加 1,RTCHOUR,RTCMON ,RTCYEAR ,RTCDOW(星期),RTCDAY等 依次这样。并且在日历模式下,RTC 可以设置为 BCD 码显示在存储器中。另外 RTC 提供闹钟功能,我们可以设置 Alarm 寄存器的 RTCAMIN ,RTCAHOUR,RTCADAY,RTCADOW(星期).另外 RTC ??橐部梢宰魑?32 位计数器使用,其原理方法和 WDT,TA 一致。

2,RTC 内部框图

,

3,寄存器配置

在 F5XX 单片机硬件 RTC 可以工作在计数器模式也可以工作在日历模式,通过配置寄存器 RTCCTL01 的 RTCMODE 位来实现对工作模式的选择,当选择工作在日历模式的时候,RT0PS 时钟源自动选择 ACLK,TP0PS 分频系数自动为/256,RT1PS 时钟源来自 RT0PS 输出,RT1PS 分频系数自动配置为/128,因此配置 ACLK 时钟为 32768HZ。

闹钟可以配置分钟,小时,星期,以分钟为例子时间设置完毕后,比如 08:23 分钟设置完毕后,将最高位为 AE 设置为 1,就会闹钟有效果,每个小时的第 23 分钟闹钟响。

影响整个 RTC ??榈氖奔涞奈蟛詈褪敝庸叵岛艽?,本硬件 RTC 对时钟可以进行校正,如寄存器。

RTCCALS 为 1,加计算,每个 LSB 加 4PPM,如果为 0,减计算,每 LSB 减 2。

RTCCTL3 寄存器中 RTCCALF 配置选择输出 512HZ,256HZ,1HZ 其中一个频率,然后将 RTCCLK引脚设置为特殊引脚输出,用示波器观察频率与标准比看相差多少PPM,然后通过寄存器RTCCTL2进行校正,例如我选择的是 512HZ 频率输出,观察最后的示数为 512.009HZ , 计算高出 18PPM,因此在校正时候要减去一个 18PPM,因此 RTCCTL2 中位 RTCCALS 位为 0,减计算。每 LSB 减 2,因此在 RTCCAL 中赋予数值 9。

4,实验代码:

#include "msp430x54x.h"

void Init_Rtc(void);

void Init_Clk(void);

void Init_System(void);

void main(void)

{

WDTCTL = WDTPW + WDTHOLD; // 关看门狗

Init_System(); // 系统初始化

__bis_SR_register(LPM3_bits + GIE); // 进入低功耗 3

}

/************************ RTC 中断*****************************/

#pragma vector=RTC_VECTOR

__interrupt void basic_timer(void)

{

switch(RTCIV)

{

case 2 : P1OUT ^= BIT0;break; //RTCRDYIFG

case 4 : break;

case 6 : P1OUT |= BIT1;break; //RTCAIFG

case 8 : break;

case 10 : break;

}

}

void Init_System(void)

{

Init_Clk(); //调用时钟函数

Init_Rtc(); //RTC 初始化

P1DIR |= BIT1 + BIT0; //P1.1 P1.0 为输出

P1OUT &= ~(BIT1 + BIT0);

}

void Init_Rtc(void)

{ // BCD 码日历格式输出

RTCCTL01 = RTCBCD + RTCHOLD + RTCMODE + RTCTEV_0 ;

RTCPS0CTL = RT0PSHOLD ; //配置两个计数器分频

RTCPS1CTL = RT1PSHOLD ;

RTCSEC = 0x54; //初始化秒

RTCMIN = 0X59 ; //初始化分钟

RTCHOUR =0X21; //初始化小时

RTCDOW = 0X02 ;

//RTCTIM1 = 0X0421;

RTCDAY = 0x24; //日期初始化

RTCMON = 0X11 ; //初始化月份

RTCYEAR = 0x2005; //初始化年份

RTCAMINHR = 0X0180; //闹钟小时和分钟设置

RTCADOWDAY = 0X1203; //闹钟星期和日期设置

RTCCTL01 &= ~RTCHOLD; //打开 RTC ???/p>

RTCPS0CTL &= ~RT0PSHOLD; //打开 RTCPS0CTL

RTCPS1CTL &= ~RT1PSHOLD; //打开 RTCPS1CTL

RTCCTL0 |= RTCAIE + RTCRDYIE; //打开安全访问使能 ,闹钟使能

}

void Init_Clk(void)

{

P7SEL |= 0x03; //启动 XT1

UCSCTL1 = DCORSEL_2; //DCO 范围配置

UCSCTL4 = SELM_3 + SELA_0 + SELS_4; //设置时钟源

while (SFRIFG1 & OFIFG) //等待时钟系统正常工作

{

UCSCTL7 &= ~( XT1LFOFFG + DCOFFG);

SFRIFG1 &= ~OFIFG;

}

}

5,实验现象

原文标题:畅学多功能实验箱 MSP430F5438 RTC 操作实验

文章出处:【微信号:changxuemcu,微信公众号:畅学单片机】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
分享:

评论

相关推荐

如何用I2C读出寄存器?

你好! 我想用我的PSoC 4S先锋套件读出I2C芯片的ID号(TCS32 72)。所以我还是不太熟悉I2C总线和PSoC控制器。希...

发表于 12-11 14:57 ? 10次 阅读
如何用I2C读出寄存器?

英飞凌官方FAQ解答—XMC4000系列产品和设计一百问(五)

SH_Q81:系统滴答中断向量为内核中断向量,优先级高于所以外设中断,当将系统滴答作为普通定时器用时,希望中断优先级低于一些...

发表于 12-11 10:44 ? 20次 阅读
英飞凌官方FAQ解答—XMC4000系列产品和设计一百问(五)

AD9954调制基带板和DDS不同源频谱很差

你好!我们使用DDS芯片AD9954时遇到如下问题:FPGA基带板产生FSK调制方式的2Mbit/S的码流给AD9954,AD9954内部...

发表于 12-11 10:02 ? 12次 阅读
AD9954调制基带板和DDS不同源频谱很差

串口通信收不到发送的数据

#include                       void wait (void)&...

发表于 12-11 09:58 ? 27次 阅读
串口通信收不到发送的数据

AD9958输出幅度不稳定该如何解决?

专家您好:目前本人正在调试AD9958这款芯片,输出的IQ两路信号经过ADRF6755正交混频后,输出的幅度总是不稳定,每次上电运...

发表于 12-11 09:55 ? 26次 阅读
AD9958输出幅度不稳定该如何解决?

请问9914的syn_clk与控制如何说明采用的串口通讯没有问题?

1、请问,如果能够控制CFR2的“syn_clk使能",可观察到芯片的syn_clk管脚,是否能够说明我采用的串口通讯没有问题? 2、采用...

发表于 12-11 09:18 ? 23次 阅读
请问9914的syn_clk与控制如何说明采用的串口通讯没有问题?

AD7799数据采集始终为一固定数值

AD7799的AIN3+/-输入模拟0-500mv电平信号,采集的数据始终为一固定数值,无任何变化;将此模拟信号输入AIN1+/-,AIN2...

发表于 12-11 09:14 ? 8次 阅读
AD7799数据采集始终为一固定数值

STM32L051串口波特率数值不对

最近一个项目需要低功耗,所以我选用了低功耗的L051系列,但是用STM32cubeMX生成了工程之后调试串口的时候串口波特率数值不...

发表于 12-11 08:45 ? 80次 阅读
STM32L051串口波特率数值不对

ATtiny2313低功耗8位CMOS微控制器数据手册免费下载

ATtiny2313是基于增强的AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集....

发表于 12-11 08:00 ? 7次 阅读
ATtiny2313低功耗8位CMOS微控制器数据手册免费下载

UCOS-III教程之UCOS-III的常用资料整理合集免费下载

本文档的主要内容详细介绍的是UCOS-III教程之UCOS-III的常用资料整理合集免费下载。任务堆....

发表于 12-10 17:16 ? 25次 阅读
UCOS-III教程之UCOS-III的常用资料整理合集免费下载

54200A/D数字化示波器操作,编程和维护手册

Part Number: 54200-90901 (May85). This manual is provided for information only. The 54200A and 54200D are no long...

发表于 12-10 16:46 ? 16次 阅读
54200A/D数字化示波器操作,编程和维护手册

示波器原理

示波器工作原理是:利用显示在示波器上的波形幅度的相对大小来反映加在示波器Y偏转极板上的电压最大值的相....

的头像 发烧友学院 发表于 12-10 16:26 ? 93次 阅读
示波器原理

示波器的应用领域

手持示波器在汽车电子领域也已经得到普遍运用。随着电子技术的迅猛发展和对汽车性能要求的不断提高,以及日....

的头像 发烧友学院 发表于 12-10 16:22 ? 98次 阅读
示波器的应用领域

stm32f072通过RTC闹钟唤醒STOP睡眠模式偶尔发现无法唤醒MCU

我通过设置RTC时钟定时每一分钟唤醒MCU一次进行一些查询检测工作。但会偶尔发现无法唤醒MCU,感觉RTC无法产生中断,...

发表于 12-10 08:45 ? 87次 阅读
stm32f072通过RTC闹钟唤醒STOP睡眠模式偶尔发现无法唤醒MCU

STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载

本文档的主要内容详细介绍的是STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载....

发表于 12-10 08:00 ? 11次 阅读
STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载

SPI总线协议和SPI时序图的详细资料讲解

SPI,是英语 Serial Peripheral Interface 的缩写,顾名思义就是串行外围....

发表于 12-10 08:00 ? 29次 阅读
SPI总线协议和SPI时序图的详细资料讲解

分频器的设计-奇偶分频

缺点:当分频倍数很大时,需要的寄存器也是倍增。当然你也可以采用复用的方式去减少所需寄存器数目,例如,....

的头像 电子发烧友网工程师 发表于 12-08 10:40 ? 277次 阅读
分频器的设计-奇偶分频

如何使用二维时变符号混沌系统进行流密码算法的设计资料概述

本文研究了一类二维时变广义符号动力系统的混沌性,给出了一种特殊混沌系统的构造实例,并对其混沌解序列进....

发表于 12-07 10:51 ? 26次 阅读
如何使用二维时变符号混沌系统进行流密码算法的设计资料概述

一种新型无袖无血压监测装置的研制与验证

普通的袖带式血压监测装置仍然是干扰日常生活活动的技术限制。在此,我们报告了一种新的无袖带血压估计系统....

发表于 12-07 08:00 ? 19次 阅读
一种新型无袖无血压监测装置的研制与验证

BLDC驱动器485通讯的接线方法及配置的资料说明

此用法通过485通讯实现对电机的控制操作。485通讯控制的接法如图 4.57所示。485主站(主站可....

发表于 12-06 10:15 ? 36次 阅读
BLDC驱动器485通讯的接线方法及配置的资料说明

示波器测量高速信号时的注意事项

测量高速信号,首先要考虑测试系统的带宽,这个测试系统的带宽包括探头的带宽和示波器的带宽。要测量100....

的头像 人间烟火123 发表于 12-05 16:42 ? 2558次 阅读
示波器测量高速信号时的注意事项

STM32单片机GPIO寄存器的功能解析

对于GPIO端口,每个端口有16个引脚,每个引脚的模式由寄存器的四个位控制,每四位又分为两位控制引脚....

发表于 12-04 14:54 ? 118次 阅读
STM32单片机GPIO寄存器的功能解析

STM8单片机rtc时钟的设计

#include #include voidinit_rtc(void) { ....

发表于 12-03 14:48 ? 103次 阅读
STM8单片机rtc时钟的设计

I2C七宗罪之第一罪

这时候很多就会说,这不是很简单,让软件用调试器加断点跟踪啊,说对了,我们firmware工程师还是很....

的头像 EDA365 发表于 11-30 15:51 ? 497次 阅读
I2C七宗罪之第一罪

Xilinx DDR4控制器和接口的速度运行是2400 Mb/s

在安捷伦最新的测试解决方案之一Infinium 90000X系列示波器上验证,UltraScale ....

的头像 Xilinx视频 发表于 11-30 06:01 ? 137次 观看
Xilinx DDR4控制器和接口的速度运行是2400 Mb/s

STC单片机扩展P4口应用的介绍

对于PQFP-44和PLCC-44封装的STC89系列单片机增加了,4个I/O口P4口,P4口在特殊....

发表于 11-29 11:47 ? 49次 阅读
STC单片机扩展P4口应用的介绍

Can总线诊断

为了弄清CAN总线是否完好工作,必须观察总线上的通信情况。在这种情况下不需要分析单个位,而只需要观察....

的头像 发烧友学院 发表于 11-28 17:22 ? 337次 阅读
Can总线诊断

探讨单片机的寻址方式

AT89C51单片机能直接认识和执行的机器指令有255条,有7种寻址方式,即立即寻址、直接寻址、寄存....

的头像 贸泽电子设计圈 发表于 11-28 11:09 ? 543次 阅读
探讨单片机的寻址方式

分享示波器假波现象的形成原因及处理方法

在工程师使用示波器测量信号时,可能会发现不同的时基档下所测到的波形频率不同。如果这个信号并非是叠加信....

的头像 ZLG致远电子 发表于 11-28 10:45 ? 335次 阅读
分享示波器假波现象的形成原因及处理方法

马维尔SMI注册访问应用程序安装和用户指南资料免费下载

奇迹SMI寄存器访问GUI应用程序软件提供了允许用户访问的解决方案某些马维尔产品的内部寄存器。该软件....

发表于 11-28 08:00 ? 28次 阅读
马维尔SMI注册访问应用程序安装和用户指南资料免费下载

MSP430G2x32和MSP430G2x02系列混合信号微控制器的数据手册免费下载

德州仪器MSP430系列超低功耗微控制器由若干设备组成,这些设备具有针对各种应用的不同外围设备。结合....

发表于 11-28 08:00 ? 48次 阅读
MSP430G2x32和MSP430G2x02系列混合信号微控制器的数据手册免费下载

STM32开发板教程之STM32开发指南免费下载

本开发指南将由浅入深,带领大家进入 STM32 的世界。本指南总共分为三篇:1,硬件篇,主要介绍本指....

发表于 11-28 08:00 ? 79次 阅读
STM32开发板教程之STM32开发指南免费下载

单片机指令的执行过程解析

一般计算机进行工作时,首先要通过外部设备把程序和数据通过输入接口电路和数据总线送入到存储器,然后逐条....

发表于 11-27 16:57 ? 115次 阅读
单片机指令的执行过程解析

了解示波器探头,并不是任何探头都适用所有这些指标

一般来说,探头电容指标是指探头尖端上的电容。这是探头在被测电路测试点或被测器件上的电容。探头尖端电容....

的头像 玩转单片机 发表于 11-26 16:08 ? 411次 阅读
了解示波器探头,并不是任何探头都适用所有这些指标

如何利用利用TimerA及中断实现RTC

D13x Demo - 利用Timer_A及中断实现RTC,观察LED灯的闪烁频率 // 描述....

发表于 11-26 14:59 ? 63次 阅读
如何利用利用TimerA及中断实现RTC

如何系统地入门学习stm32

不要去学STM32。我不是说STM32不好,而是这种为了学习单片机而去学习单片机的思路不对。

的头像 玩转单片机 发表于 11-23 09:02 ? 420次 阅读
如何系统地入门学习stm32

51单片机的SCON寄存器与C程序解析

SCON寄存器是51单片机一个可寻址的专用寄存器,用于串行数据通信的控制,其字节地址为:98H,位地....

发表于 11-22 16:15 ? 149次 阅读
51单片机的SCON寄存器与C程序解析

51单片机寄存器寻址的方法

1、4个工作寄存器组共有32个通用寄存器,但在指令中只能使用当前寄存器组(工作寄存器组的选择在前面专....

发表于 11-22 15:46 ? 103次 阅读
51单片机寄存器寻址的方法

解析虚拟示波器的组成部分及优势方面

示波器是电子测量行业最常用的测量仪器仪表之一,它能电信号通过示波器仪表输入后输出成看得见的图象,让人....

发表于 11-22 09:31 ? 138次 阅读
解析虚拟示波器的组成部分及优势方面

虚拟示波器软件安装说明

虚拟示波器是以在虚拟仪器技术上,使用高效率??榛布?,然后搭配极具效率且便捷的软件,两者相结合,从而....

发表于 11-22 09:11 ? 151次 阅读
虚拟示波器软件安装说明

SN54HC573A和SN74HC573A八进制转移D型锁存器的数据手册免费下载

这些八进制透明D型锁存器具有专门设计用于驱动高电容性或相对低阻抗负载的三态输出。它们特别适合于实现缓....

发表于 11-22 08:00 ? 42次 阅读
SN54HC573A和SN74HC573A八进制转移D型锁存器的数据手册免费下载

STM32单片机中RTC的秒中断的原理解析

RTC(Real Time Clock)是实时时钟的意思,它其实和TIM有点类似,也是利用计数的原理....

发表于 11-21 15:59 ? 141次 阅读
STM32单片机中RTC的秒中断的原理解析

RTC时钟偶发性延时和超前现象解决方案

在非常温的工作环境下,RTC时钟出现偶发性的延时或者超时现象,成熟的RTC电路设计看似简单,但如何保....

的头像 人间烟火123 发表于 11-21 14:57 ? 2520次 阅读
RTC时钟偶发性延时和超前现象解决方案

R&S NGE100B系列新款电源具有出众的易用性与安全性

R&S NGE100B电源结合R&S RTB2000示波器,R&S FPC1500频谱分析仪还有R&....

的头像 罗德与施瓦茨资讯 发表于 11-21 14:32 ? 805次 阅读
R&S NGE100B系列新款电源具有出众的易用性与安全性

R&S?RTP系列高性能示波器荣获2018年ASPENCORE全球电子成就奖

R&S?RTP系列高性能数字示波器是罗德与施瓦茨公司于2018年6月发布的全新系列示波器,延续其“ ....

的头像 罗德与施瓦茨资讯 发表于 11-21 14:26 ? 619次 阅读
R&S?RTP系列高性能示波器荣获2018年ASPENCORE全球电子成就奖

MPU-60X0寄存器数据手册中文版V4.0免费下载

本文档的主要内容详细介绍的是MPU-60X0寄存器数据手册中文版V4.0免费下载。

发表于 11-21 08:00 ? 38次 阅读
MPU-60X0寄存器数据手册中文版V4.0免费下载

51单片机教程之原理开始到汇编的详细教程免费下载

很多电子爱好者,都想学习单片机这门技术。下面的这一系列教程是专门为初学者入门而准备的,基于汇编语言,....

发表于 11-20 17:28 ? 92次 阅读
51单片机教程之原理开始到汇编的详细教程免费下载

JZ1501用户编程手册的详细资料免费下载

本资料有数据、图、表、程序、算法以及其它应用电路的例子,是在自定义的测试评价条件下的结果推荐,不是所....

发表于 11-20 17:28 ? 49次 阅读
JZ1501用户编程手册的详细资料免费下载

一个有关PN512在读取身份证UID的源码以及电路设计

用示波器读取PN512信号波形,正弦波非常好看,波形幅值是可以调节的,大家可以通过调节电路中的C3 ....

的头像 单片机爱好者 发表于 11-20 17:05 ? 521次 阅读
一个有关PN512在读取身份证UID的源码以及电路设计

51单片机的学习经验总结

单片机就是一款自动控制的芯片。注意,是芯片,你做的工作就是如何编程来是这款芯片工作,是这款芯片在规定....

发表于 11-20 15:37 ? 165次 阅读
51单片机的学习经验总结

通过观察正弦波和无源元件来研究相位的概念

现在将θ改为π/ 2弧度,或90°,用于第二波形。我们看到原始正弦波和正弦波及时向左移动。图3显示了....

的头像 电机控制设计加油站 发表于 11-20 10:52 ? 389次 阅读
通过观察正弦波和无源元件来研究相位的概念

最新版英特尔? SoC FPGA 嵌入式开发套件(SoC EDS)全面的工具套件

使用内置于英特尔? SoC FPGA 开发套件(也可以用作外部 JTAG 调试线缆)的英特尔? FP....

的头像 电子发烧友网工程师 发表于 11-20 09:34 ? 409次 阅读
最新版英特尔? SoC FPGA 嵌入式开发套件(SoC EDS)全面的工具套件

STM32定时器所支持的三种计数模式及计数过程

我们先不管合不合适,看看为什么会这样。最后发生溢出时计数器的值不等于ARR吗?结合上面图形,不难看出....

的头像 ST MCU 信息交流 发表于 11-19 19:18 ? 956次 阅读
STM32定时器所支持的三种计数模式及计数过程

单片机系统开发设计的七大规则

单片机的能力的关键就在软件设计者编写的软件上。只有充分地了解到单片机的能力,才不会做出“冗余”的系统....

发表于 11-19 15:35 ? 116次 阅读
单片机系统开发设计的七大规则

Xilinx FPGA的复位:全局复位并不是好的处理方式

通常情况下,复位信号的异步释放,没有办法保证所有的触发器都能在同一时间内释放。触发器在A时刻接收到复....

的头像 电子发烧友网工程师 发表于 11-19 10:34 ? 467次 阅读
Xilinx FPGA的复位:全局复位并不是好的处理方式

电路瞬态响应的研究实验资料说明免费下载

 一、实验目的 1、研究一阶网络的零输入响应,零状态响应及完全状态响应的变化规律。2、进一步熟悉示....

发表于 11-19 08:00 ? 72次 阅读
电路瞬态响应的研究实验资料说明免费下载

加法器输出和三角波及正弦波示波器和仿真的详细资料免费下载

本文档的主要内容详细介绍的是加法器输出和三角波及正弦波示波器和仿真的详细资料免费下载。

发表于 11-19 08:00 ? 52次 阅读
加法器输出和三角波及正弦波示波器和仿真的详细资料免费下载

电源测试中经常困扰你的是什么?怎么解决纹波过大?

泰克为工程师提供高性价比、高精度、高可靠性、高性能工具,帮助您在电源设计及诊断过程中更好的定位主要功....

的头像 电子发烧友网 发表于 11-16 14:28 ? 515次 阅读
电源测试中经常困扰你的是什么?怎么解决纹波过大?

一种基于FPGA的高性能DNN加速器自动生成方案

可是,设计一个基于FPGA的高性能DNN推理加速器还是充满了困难,它需要寄存器传输级(RTL)编程技....

的头像 新智元 发表于 11-16 10:39 ? 323次 阅读
一种基于FPGA的高性能DNN加速器自动生成方案

CAN总线一致性测试中的容错性测试介绍

CAN线短接到地线:将CANScope-StressZ的GND接口与Vdis-连接。如图3分别测试C....

的头像 ZLG致远电子 发表于 11-15 16:32 ? 425次 阅读
CAN总线一致性测试中的容错性测试介绍

SN74ALVCH16841 具有三态输出的 20 位总线接口 D 类锁存器

这个20位总线接口D型锁存器设计用于1.65 V至3.6 VVCC操作。< /p> SN74ALVCH16841具有三态输出,专为驱动高电容或相对低阻抗负载而设计。该器件特别适用于实现缓冲寄存器,单向总线驱动器和工作寄存器。 SN74ALVCH16841可用作两个10位锁存器或一个20位锁存器。 20个锁存器是透明的D型锁存器。该器件具有同相数据(D)输入,并在其输出端提供真实数据。锁存使能(1LE或2LE)输入为高电平时,相应的10位锁存器的Q输出跟随D输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(10E或2OE)输入可用于放置输出。相应的10位锁存器处于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 < p> SN74ALVCH16841的工作温...

发表于 10-11 16:06 ? 2次 阅读
SN74ALVCH16841 具有三态输出的 20 位总线接口 D 类锁存器

SN74LVTH16373 具有三态输出的 3.3V ABT 16 位透明 D 类锁存器

'LVTH16373器件是16位透明D型锁存器,具有3态输出,设计用于低压(3.3V)VCC操作,但能够为5 V系统环境提供TTL接口。这些器件特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动器提供了在没有接口或上拉组件的情况下驱动总线线路的能力。 OE不影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。建议不要使用上拉或下拉电阻与总线保持电路。 当VCC介于0和1.5 V之间时,器件处于高阻态上电或断电。但是,为了确保1.5 V以上的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 这些器件完全...

发表于 10-11 15:53 ? 2次 阅读
SN74LVTH16373 具有三态输出的 3.3V ABT 16 位透明 D 类锁存器

SN74ALVCH16823 具有三态输出的 18 位总线接口触发器

这个18位总线接口触发器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16823具有三态输出,专为驱动高电容或相对低阻抗负载而设计。该器件特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 SN74ALVCH16823可用作两个9位触发器或一个18-位触发器。当时钟使能(CLKEN)输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN置为高电平会禁用时钟缓冲区,从而锁存输出。将清除(> CLR)输入设为低电平会使Q输出变为低电平而与时钟无关。 缓冲输出使能(< span style =“text-decoration:overline”> OE )输入可用于将九个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 输出使能(OE)输入不影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定...

发表于 10-11 15:12 ? 6次 阅读
SN74ALVCH16823 具有三态输出的 18 位总线接口触发器

SN74ABT16373A 具有三态输出的 16 位透明 D 类锁存器

'ABT16373A是16位透明D型锁存器,具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入端设置的电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ABT16373A的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ABT16373A的特点是在-40°C至85°C的温度范围内工作。 ...

发表于 10-11 15:07 ? 13次 阅读
SN74ABT16373A 具有三态输出的 16 位透明 D 类锁存器

SN74ALVCH16820 具有双路输出和三态输出的 3.3V 10 位触发器

这个10位触发器设计用于1.65 V至3.6 VVCC操作。 < p> SN74ALVCH16820的触发器是边沿触发的D型触发器。在时钟(CLK)输入的正跳变时,器件在Q输出端提供真实数据。 缓冲输出使能(OE)输入可用于将10个输出放入正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \输入不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于将未使用或未驱动的输入保持在有效的逻辑电平。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 数据输入端的总线保持消除了对外部上拉/下拉电阻的需求 每个JESD的闩锁性能超过250 mA 17 ESD?;こ齁ESD 22 2000-V人体模型(...

发表于 10-11 14:49 ? 2次 阅读
SN74ALVCH16820 具有双路输出和三态输出的 3.3V 10 位触发器

SN74ABT16374A 具有三态输出的 16 位边沿 D 类触发器

'ABT16374A是16位边沿触发D型触发器,具有3态输出,专为驱动高电容或相对低阻抗而设计负载。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出采用在数据(D)输入处设置的逻辑电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ABT16374A的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ABT16374A的特点是在-40°C至85°C的温度范围内工作。 特性 ...

发表于 10-11 11:46 ? 2次 阅读
SN74ABT16374A 具有三态输出的 16 位边沿 D 类触发器

SN74AHCT16374 具有三态输出的 16 位边沿 D 类触发器

'AHCT16374器件是16位边沿触发D型触发器,具有3态输出,专为驱动高电容或相对较低的电容而设计阻抗负载。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出取数据(D)输入的逻辑电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 为了确保上电或断电期间的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 SN54AHCT16374的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74AHCT16374的工作温度范围为-40°C至85°C。   特性 德州仪器WidebusTM家庭成员 EPICTM(...

发表于 10-11 11:32 ? 2次 阅读
SN74AHCT16374 具有三态输出的 16 位边沿 D 类触发器

CY74FCT162374T 具有三态输出的 16 位边沿触发 D 类触发器

CY74FCT16374T和CY74FCT162374T是16位D型寄存器,设计用作高速,低功耗总线应用中的缓冲寄存器。通过连接输出使能(OE)和时钟(CLK)输入,这些器件可用作两个独立的8位寄存器或单个16位寄存器。流通式引脚排列和小型收缩包装有助于简化电路板布局。 使用Ioff为部分断电应用完全指定此设备。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。 CY74FCT16374T非常适合驱动高电容负载和低阻抗背板。 CY74FCT162374T具有24 mA平衡输出驱动器,输出端带有限流电阻。这减少了对外部终端电阻的需求,并提供最小的下冲和减少的接地反弹。 CY74FCT162374T非常适合驱动传输线。 特性 Ioff支持部分省电模式操作 边沿速率控制电路用于显着改善的噪声特性 典型的输出偏斜< 250 ps ESD&gt; 2000V TSSOP(19.6密耳间距)和SSOP(25密耳间距)封装 工业温度范围-40°C至+ 85°C VCC= 5V±10% CY74FCT16374T特点: ...

发表于 10-11 11:28 ? 2次 阅读
CY74FCT162374T 具有三态输出的 16 位边沿触发 D 类触发器

SN74ALVCH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

这个12位至24位多路复用D型锁存器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16260用于必须将两个独立数据路径复用到单个数据路径或从单个数据路径解复用的应用中。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。该器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许在A到B方向上进行存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存,直到锁存使能输入返回高电平为止。 确保上电或断电期间的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 < p> SN74ALVCH16260的工...

发表于 10-11 11:08 ? 6次 阅读
SN74ALVCH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN74ALVCH16374 具有三态输出的 16 位边沿 D 类触发器

这个16位边沿触发D型触发器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16374特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。它可以用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出取数据(D)输入的逻辑电平。 OE \可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 工作电压范围为1.65至3.6 V 最大tpd为4.2 ns,3.3 V ±24-mA输出驱动在3.3 V 数据输入...

发表于 10-11 11:06 ? 2次 阅读
SN74ALVCH16374 具有三态输出的 16 位边沿 D 类触发器

SN74ALVCH16373 具有三态输出的 16 位透明 D 类锁存器

这个16位透明D型锁存器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16373特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。该器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常状态逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 工作电压范围为1.65 V至3.6 V 最大tpd3.6 ns,3.3 V ...

发表于 10-11 11:02 ? 4次 阅读
SN74ALVCH16373 具有三态输出的 16 位透明 D 类锁存器

SN74LVCH16373A 具有三态输出的 16 位透明 D 类锁存器

这个16位透明D型锁存器设计用于1.65 V至3.6 VVCC操作。 特性 德州仪器宽带总线系列成员 典型VOLP(输出接地反弹) &lt; 0.8 V,VCC= 3.3 V,TA= 25°C 典型VOHV(输出V < sub> OH Undershoot) &gt; 2 V在VCC= 3.3 V,TA= 25°C Ioff支持实时插入,部分 - 电源关闭模式和后驱动?;? 支持混合模式信号操作(具有3.3VVCC的5V输入和输出电压) < li>数据输入端的总线保持消除了对外部上拉或下拉电阻的需求 每个JESD的闩锁性能超过250 mA 17 ESD?;こ齁ESD 22 < ul> 2000-V人体模型(A114-A) 200-V机型(A115-A) 参数 与其它产品相比 D 类锁存器   Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) ...

发表于 10-11 11:00 ? 4次 阅读
SN74LVCH16373A 具有三态输出的 16 位透明 D 类锁存器

SN74ABTH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN54ABT16260和SN74ABTH16260是12位至24位多路复用D型锁存器,用于必须复用两条独立数据路径的应用中,或者从单个数据路径中解复用。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。该器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许A-to-B方向的存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存状态,直到锁存使能输入返回高电平为止。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 ...

发表于 10-11 10:51 ? 4次 阅读
SN74ABTH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN74ABT162823A 具有三态输出的 18 位总线接口触发器

这些18位总线接口触发器具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 ?? ABT162823A器件可用作两个9位触发器或一个18位触发器。当时钟使能(CLKEN)\输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN \置为高电平会禁用时钟缓冲器,从而锁存输出。将清零(CLR)\输入设为低电平会使Q输出变为低电平而与时钟无关。 缓冲输出使能(OE)\输入将9个输出置于正常逻辑状态(高电平)或低电平)或高阻抗状态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动器提供了驱动总线线路的能力,无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 输出设计为源电流或吸收电流高达12 mA,包括等效的25- 串联电阻,用于减少过冲和下冲。 这些器件完全符合热插拔规定使用Ioff和上电3状态的应用程序。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置...

发表于 10-11 10:48 ? 13次 阅读
SN74ABT162823A 具有三态输出的 18 位总线接口触发器

SN74ABTH162260 具有串联阻尼电阻和三态输出的 12 位到 24 位多路复用 D 类锁存器

'ABTH162260是12位至24位多路复用D型锁存器,用于两个独立数据路径必须复用或复用的应用中。 ,单一数据路径。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。这些器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许A-to-B方向的存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存状态,直到锁存使能输入返回高电平为止。 B端口输出设计为吸收高达12 mA的电流,包括等效的25系列电阻,以减少过冲和下冲。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过...

发表于 10-11 10:45 ? 0次 阅读
SN74ABTH162260 具有串联阻尼电阻和三态输出的 12 位到 24 位多路复用 D 类锁存器

SN74ABT162841 具有三态输出的 20 位总线接口 D 类锁存器

这些20位透明D型锁存器具有同相三态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 ?? ABT162841器件可用作两个10位锁存器或一个20位锁存器。锁存使能(1LE或2LE)输入为高电平时,相应的10位锁存器的Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(10E或2OE)输入可用于放置输出。相应的10位锁存器处于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。 输出设计为吸收高达12 mA的电流,包括等效的25- 用于减少过冲和下冲的串联电阻。 这些器件完全适用于使用I的热插入应用关闭并启动3状态。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置于高阻态,从而防止驱动器冲突。 为确保上电或断电期间的高阻态, OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 OE \不影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据...

发表于 10-11 10:43 ? 4次 阅读
SN74ABT162841 具有三态输出的 20 位总线接口 D 类锁存器

SN74ALVTH16821 具有三态输出的 2.5V/3.3V 20 位总线接口触发器

'ALVTH16821器件是20位总线接口触发器,具有3态输出,设计用于2.5 V或3.3 VVCC操作,但能够为5 V系统环境提供TTL接口。 这些器件可用作两个10位触发器或一个20位触发器。 20位触发器是边沿触发的D型触发器。在时钟(CLK)的正跳变时,触发器存储在D输入端设置的逻辑电平。 缓冲输出使能(OE \)输入可用于将10个输出置于正常逻辑状态(高电平或低电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和1.2 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保1.2 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 SN54ALVTH16821的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ALVTH16821的工作温度范围为-40&de...

发表于 10-11 10:35 ? 2次 阅读
SN74ALVTH16821 具有三态输出的 2.5V/3.3V 20 位总线接口触发器

SN74ALVTH16374 具有三态输出的 2.5V/3.3V 16 位边沿 D 类触发器

'ALVTH16374器件是16位边沿触发D型触发器,具有3态输出,设计用于2.5V或3.3VV < sub> CC 操作,但能够为5 V系统环境提供TTL接口。这些器件特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位翻转器。翻牌。在时钟(CLK)的正跳变时,触发器存储在数据(D)输入处设置的逻辑电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE不影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 /p> 当VCC介于0和1.2 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保1.2 V以上的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ALVTH16374的特点是在-55°C至125°C的整个军用温度...

发表于 10-11 10:31 ? 4次 阅读
SN74ALVTH16374 具有三态输出的 2.5V/3.3V 16 位边沿 D 类触发器

SN74ABTH16823 具有三态输出的 18 位总线接口触发器

这些18位触发器具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 'ABTH16823可用作两个9位触发器或一个18位触发器。当时钟使能(CLKEN \)输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN \置为高电平会禁用时钟缓冲器,锁存输出。将清零(CLR \)输入置为低电平会使Q输出变为低电平,与时钟无关。 缓冲输出使能(OE \)输入可用于将9个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 ...

发表于 10-10 17:15 ? 11次 阅读
SN74ABTH16823 具有三态输出的 18 位总线接口触发器

SN74AHCT16373 具有三态输出的 16 位透明 D 类锁存器

SNxAHCT16373器件是16位透明D型锁存器,具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 特性 德州仪器Widebus™系列的成员 EPIC™(增强型高性能注入CMOS)工艺 输入兼容TTL电压 分布式VCC和GND引脚最大限度地提高高速 开关噪声 流通式架构优化PCB布局 每个JESD的闩锁性能超过250 mA 17 ESD?;っ扛鯩IL-STD超过2000 V- 883, 方法3015;使用机器型号超过200 V(C = 200 pF,R = 0) 封装选项包括: 塑料收缩小外形(DL)封装 < li>薄收缩小外形(DGG)封装 薄超小外形(DGV)封装 80-mil精细间距陶瓷扁平(WD)封装 25密耳的中心间距 参数 与其它产品相比 D 类锁存器   ...

发表于 10-10 16:23 ? 12次 阅读
SN74AHCT16373 具有三态输出的 16 位透明 D 类锁存器
105| 861| 913| 11| 953| 351| 206| 426| 422| 358|