赌博破戒录op:关于简单JTAG电缆,如何提高JTAG下载速度

电子发烧友网 ? 2018-06-15 09:06 ? 次阅读

揭秘微信赌博群 www.b03i.com.cn 通常所说的JTAG大致分两类,一类用于测试芯片的电气特性,检测芯片是否有问题;一类用于Debug;一般支持JTAG的CPU内都包含了这两个???。

一个含有JTAG Debug接口??榈腃PU,只要时钟正常,就可以通过JTAG接口访问CPU的内部寄存器和挂在CPU总线上的设备,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)内置??榈募拇嫫?,象UART,Timers,GPIO等等的寄存器。

下面是一个设置AT91M40800的命令序列,关闭中断,设置CS0-CS3, 并进行Remap,适用于AXD(ADS带的Debug)

setmem 0xfffff124,0xFFFFFFFF,32 ---关闭所有中断setmem 0xffe00000,0x0100253d,32 ---设置CS0 0xffe00004,0x02002021,32 ---设置CS1setmem 0xffe00008,0x0300253d,32 ---设置CS2setmem 0xffe0000C,0x0400253d,32 ---设置CS3setmem 0xffe00020,1,32 ---Remap

如果要在ADW(SDT带的DEBUG)中使用,则要改为:

let 0xfffff124=0xFFFFFFFF ---关闭所有中断let 0xffe00000=0x0100253d ---设置CS0let 0xffe00004=0x02002021 ---设置CS1let 0xffe00008=0x0300253d ---设置CS2let 0xffe0000C=0x0400253d ---设置CS3let 0xffe00020=1 ---Remap

为了方便使用,可以将上述命令保存为一个文件config.ini, 在Console窗口输入 ob config.ini 即可执行。

使用其他debug,大体类似,只是命令和命令的格式不同。

设置RAM时,设置的寄存器以及寄存器的值必须和要运行程序的设置一致。一般编译生成的目标文件是ELF格式,或类似的格式,包含有目标码运行地址,运行地址在Link时候确定。

Debug下载程序时根据ELF文件中的地址信息下载程序到指定的地址。如果在把RAM的基地址设置为0x10000000, 而在编译的时候指定Firmware的开始地址在0x02000000, 下载的时候,目标码将被下载到0x02000000,显然下载会失败。

使用这种方式,比起FlashPGM的写Flash,速度似乎要快一些。

01

关于简单JTAG电缆

目前有各种各样简单JTAG电缆,其实只是一个电平转换电路,同时还起到?;ぷ饔?。JTAG的逻辑则由运行在PC上的软件实现,所以在理论上,任何一个简单JTAG电缆,都可以支持各种应用软件,如Debug等。

我就曾使用同一个JTAG电缆写Xilinx ?CPLD,AXD/ADW调试程序。关键再于软件的支持,大多数软件都不提供设定功能,因而只能支持某种JTAG电缆。

关于简单JTAG电缆的速度。JTAG是串行接口,使用打印口的简单JTAG电缆,利用的是打印口的输出带锁存的特点,使用软件通过I/O产生JTAG时序。

由JTAG标准决定,通过JTAG写/读一个字节要一系列的操作,根据我的分析,使用简单JTAG电缆,利用打印口,通过JTAG输出一个字节到目标板,平均需要43个打印口I/O, 在我机器上(P4 1.7G),每秒大约可进行660K次 I/O 操作,所以下载速度大约在660K/43, 约等于15K Byte/S. 对于其他机器,I/O速度大致相同,一般在600K ~ 800K.

02

关于如何提高JTAG下载速度

很明显,使用简单JTAG电缆无法提高速度。要提高速度,大致有两种办法:

1、使用嵌入式系统提供JTAG接口,嵌入式系统和微机之间通过USB/Ethernet相连,这要求使用MCU。

2、使用CPLD/FPGA提供JTAG接口,CPLD/FPGA和微机之间使用EPP接口(一般微机打印口都支持EPP模式),EPP接口完成微机和CPLD/FPGA之间的数据传输,CPLD/FPGA完成JTAG时序。

这两种方法本人都实现过。

第一个方法可以达到比较高的速度,实测超过了200KByte/S(注意:是Byte,不是Bit);但是相对来说,硬件复杂,制造相对复杂。

第二种相对来说,下载速度要慢一些,最快时达到96KByte/S,但电路简单,制造方便,而且速度可以满足需要。第二种方案还有一个缺点,由于进行I/O操作时,CPU不会被释放,因此在下载程序时,微机CPU显得很繁忙。

总的来说,本人认为,对于个人爱好者来说,第二种方法更可取。

热门推荐

原文标题:你的设计为什么出问题?也许是嵌入式JTAG接口惹的祸

文章出处:【微信号:elecfans,微信公众号:电子发烧友网】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
分享:

评论

相关推荐

HDSP-D377DQC2核心板硬件使用说明书的详细资料免费下载

本用户指南是TMS320F28377D DSP处理器开发平台 HDSP-D377DQC2核心板硬件使....

发表于 12-14 17:14 ? 3次 阅读
HDSP-D377DQC2核心板硬件使用说明书的详细资料免费下载

STM32电机驱动

一、总体思路      使用端口GPIOA来连接电机,所以给GPIOA编程就可以控制电机。使用系统时钟Sys...

发表于 12-14 16:14 ? 53次 阅读
STM32电机驱动

ADAS1000无法读取数据

电路是自己画的,电路板也是自己焊的 程序的话利用官网给的接口程序,自己写了SPI初始化和读写部分 后来经过一段时间调试 可...

发表于 12-14 14:56 ? 10次 阅读
ADAS1000无法读取数据

使用F28335模拟I2C时序读取数据更改SDA的传输方向时Gpio中数据寄存器会发生变化

使用F28335模拟I2C时序读取惯导器件的数据时,发现在更改SDA的传输方向时,Gpio中数据寄存器会发生变化,导致SDA上有毛...

发表于 12-14 13:53 ? 18次 阅读
使用F28335模拟I2C时序读取数据更改SDA的传输方向时Gpio中数据寄存器会发生变化

嵌入式设备鼠标接口的设计与实现

[table] [tr][td] 当前嵌入式系统技术已得到了广泛应用,但传统嵌入式系统的人机接口多采用小键盘操作的文本菜单方式,用户操作...

发表于 12-14 10:58 ? 32次 阅读
嵌入式设备鼠标接口的设计与实现

Tektronix 5系列MSO混合信号示波器

   5 系列 MSO 具有支持手指开合、滑动和缩放操作的创新触摸屏用户界面、业内最大的高分辨率显示器以及 4、6 或 8...

发表于 12-14 10:47 ? 37次 阅读
Tektronix 5系列MSO混合信号示波器

XMC4800用JTAG会提示连接不上

各位大神好, 小弟我最近设计了一块板子,用的是xmc4800芯片。发现用xmc-link下载程序到xmc4800时候,只能用SWD模式,而用J...

发表于 12-14 10:47 ? 5次 阅读
XMC4800用JTAG会提示连接不上

请问DAVE4 debug中如何看寄存器中的值

Dave4 debug将程序下到板子上后,让它运行后如何查看寄存器中的值?主要是想看看外设中寄存器的值,不是内核里的r1—r12.感觉应...

发表于 12-14 10:45 ? 13次 阅读
请问DAVE4 debug中如何看寄存器中的值

TC277i2c寄存器配置

I2C_SFR_RUNTIME_USER_MODE_WRITE32(I2C_MODULE_X[HwUnit].TPSCTRL.U, I2C_TW...

发表于 12-14 10:39 ? 8次 阅读
TC277i2c寄存器配置

AD9516调试过程中不能对寄存器进行正确的读写

近期,正在调试AD9516,下载了评估软件,用FPGA配置AD9516,配置程序也应该没没问题,但是并没有能对寄存器进行正确的读...

发表于 12-14 09:33 ? 12次 阅读
AD9516调试过程中不能对寄存器进行正确的读写

英特尔与三星将战略布局嵌入式MRAM技术领域

上周,在第64届国际电子器件会议 (IEDM) 上,全球两大半导体巨头展示了嵌入式 MRAM 在逻辑....

的头像 ICChina 发表于 12-14 09:18 ? 131次 阅读
英特尔与三星将战略布局嵌入式MRAM技术领域

通过GPIO口模拟SPI与AD7193通信,能够读取AD7193的寄存器值却总是为0

能够读取AD7193 的寄存器值,却总是为0 ,请问这个问题怎么解决??...

发表于 12-14 08:55 ? 16次 阅读
通过GPIO口模拟SPI与AD7193通信,能够读取AD7193的寄存器值却总是为0

AVR Studio教程之AVR Studio的使用说明详细资料免费下载

AVR Studio 是 Atmel 官方发行的免费软件,其强大的功能和正宗的血统,使其成为绝大多数....

发表于 12-14 08:00 ? 7次 阅读
AVR Studio教程之AVR Studio的使用说明详细资料免费下载

nRF52810芯片产品规格数据手册免费下载

本文档的主要内容详细介绍的是nRF52810芯片产品规格数据手册免费下载。 每个外围设备都有一个唯....

发表于 12-14 08:00 ? 8次 阅读
nRF52810芯片产品规格数据手册免费下载

嵌入式Linux开发教程之嵌入式Linux应用开发手册资料免费下载

本书全面介绍了嵌入式Linux系统开发过程中,从底层系统支持到上层GUI应用的方方面面,内容涵盖Li....

发表于 12-13 16:46 ? 15次 阅读
嵌入式Linux开发教程之嵌入式Linux应用开发手册资料免费下载

SST联手SK hynix system ic 为设计人员提供低功耗嵌入式闪存解决方案

2018年12月13日,越来越多的集成电路(IC)设计人员希望找到方法,在实施低功耗、高耐用嵌入式闪....

发表于 12-13 15:43 ? 65次 阅读
SST联手SK hynix system ic 为设计人员提供低功耗嵌入式闪存解决方案

意法半导体公布了汽车微控制器嵌入式PCM样片的架构和性能基准

2018年12月12日,横跨多重电子应用领域的全球领先的半导体供应商意法半导体(STMicroele....

发表于 12-13 15:38 ? 88次 阅读
意法半导体公布了汽车微控制器嵌入式PCM样片的架构和性能基准

Linux内核同步机制之原子操作

从上面的定义来看,atomic_t实际上就是一个int类型的counter,不过定义这样特殊的类型a....

的头像 Linuxer 发表于 12-13 14:05 ? 167次 阅读
Linux内核同步机制之原子操作

深入探析嵌入式系统的发展前景

随着工业4.0、医疗电子、智能家居、物流管理和电力控制等快速的发展和推进,嵌入式系统利用自身的技术特....

的头像 PCB开门网 发表于 12-12 16:35 ? 256次 阅读
深入探析嵌入式系统的发展前景

ATmega8535低功耗8位CMOS微控制器的数据手册免费下载

ATmega8535是基于增强的AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集....

发表于 12-12 08:00 ? 22次 阅读
ATmega8535低功耗8位CMOS微控制器的数据手册免费下载

ATmega8515低功耗8位CMOS微控制器的数据手册免费下载

ATmega8515是基于增强的AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集....

发表于 12-12 08:00 ? 25次 阅读
ATmega8515低功耗8位CMOS微控制器的数据手册免费下载

ATmega161低功耗CMOS的8位单片机的数据手册免费下载

ATmega161 是一款基于 AVR RISC 的低功耗 CMOS 的 8 位单片机。通过在一个时....

发表于 12-12 08:00 ? 22次 阅读
ATmega161低功耗CMOS的8位单片机的数据手册免费下载

ATtiny28 2K字节闪存的微控制器的数据和应用手册免费下载

ATtiny28是基于AVR RISC架构的低功耗CMOS 8位微控制器。通过在单个时钟周期中执行强....

发表于 12-12 08:00 ? 24次 阅读
ATtiny28 2K字节闪存的微控制器的数据和应用手册免费下载

Linux教程之Linux如何进行进程创建

这是一个经典的操作系统问题:进程是什么?相信很多人可以回答出来:进程就是一个运行中的程序实体?;卮鸬?...

发表于 12-11 17:33 ? 28次 阅读
Linux教程之Linux如何进行进程创建

华北工控推出面向语音识别系统打造的一款高性能嵌入式板卡方案

通过语音信号处理和模式识别让机器自动识别和理解人类口述语言,让机器通过识别和理解过程把语音信号转变为....

发表于 12-11 16:42 ? 70次 阅读
华北工控推出面向语音识别系统打造的一款高性能嵌入式板卡方案

从裸奔到操作系统将面对什么挑战

嵌入式设备网络化、u盘化、功能复杂化的趋势,使越来越多的、过去可以用裸奔实现的嵌入式产品,产生了应用....

的头像 玩转单片机 发表于 12-11 15:45 ? 154次 阅读
从裸奔到操作系统将面对什么挑战

西门子推出以嵌入式工控机为基础的边缘应用硬件平台

继云计算、大数据和人工智能这些热词之后,边缘计算也在近年成为了业界关注的焦点。

的头像 工控头条 发表于 12-11 14:22 ? 204次 阅读
西门子推出以嵌入式工控机为基础的边缘应用硬件平台

嵌入式ARM开发环境搭建解析

1. 安装,配置,启动FTP服务· 安装FTP: sudo apt-get install vsft....

的头像 嵌入式ARM 发表于 12-11 14:02 ? 244次 阅读
嵌入式ARM开发环境搭建解析

JTAG和ISP二合一编程仿真器使用说明书免费下载

AVR JTAG和ISP是一款集成了AVR JTAG和AVR ISP的双功能多用途的仿真、编程一体机....

发表于 12-11 08:00 ? 21次 阅读
JTAG和ISP二合一编程仿真器使用说明书免费下载

ATtiny2313低功耗8位CMOS微控制器数据手册免费下载

ATtiny2313是基于增强的AVR RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集....

发表于 12-11 08:00 ? 17次 阅读
ATtiny2313低功耗8位CMOS微控制器数据手册免费下载

UCOS-III教程之UCOS-III的常用资料整理合集免费下载

本文档的主要内容详细介绍的是UCOS-III教程之UCOS-III的常用资料整理合集免费下载。任务堆....

发表于 12-10 17:16 ? 30次 阅读
UCOS-III教程之UCOS-III的常用资料整理合集免费下载

STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载

本文档的主要内容详细介绍的是STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载....

发表于 12-10 08:00 ? 13次 阅读
STC单片机常用特殊功能寄存器速查STC SFR2正式版软件工具免费下载

SPI总线协议和SPI时序图的详细资料讲解

SPI,是英语 Serial Peripheral Interface 的缩写,顾名思义就是串行外围....

发表于 12-10 08:00 ? 53次 阅读
SPI总线协议和SPI时序图的详细资料讲解

探讨嵌入式系统的发展前景

随着工业4.0、医疗电子、智能家居、物流管理和电力控制等快速的发展和推进,嵌入式系统利用自身的技术特....

的头像 OFweek工控 发表于 12-09 11:05 ? 636次 阅读
探讨嵌入式系统的发展前景

分频器的设计-奇偶分频

缺点:当分频倍数很大时,需要的寄存器也是倍增。当然你也可以采用复用的方式去减少所需寄存器数目,例如,....

的头像 电子发烧友网工程师 发表于 12-08 10:40 ? 361次 阅读
分频器的设计-奇偶分频

嵌入式开发是什么

嵌入式开发就是指在嵌入式操作系统下进行开发,一般常用的系统有WinCE,ucos,vxworks,l....

的头像 发烧友学院 发表于 12-08 10:12 ? 354次 阅读
嵌入式开发是什么

如何使用二维时变符号混沌系统进行流密码算法的设计资料概述

本文研究了一类二维时变广义符号动力系统的混沌性,给出了一种特殊混沌系统的构造实例,并对其混沌解序列进....

发表于 12-07 10:51 ? 26次 阅读
如何使用二维时变符号混沌系统进行流密码算法的设计资料概述

嵌入式教程之Linux的基础命令详细资料说明

本文档的主要内容详细介绍的是嵌入式教程之Linux的基础命令详细资料说明主要内容包括了:1.Linu....

发表于 12-06 17:31 ? 42次 阅读
嵌入式教程之Linux的基础命令详细资料说明

嵌入式教程之嵌入式系统基础的详细资料说明

本文档的主要内容详细介绍的是嵌入式教程之嵌入式系统基础的详细资料说明主要内容包括了:1.式系统概述,....

发表于 12-06 17:31 ? 97次 阅读
嵌入式教程之嵌入式系统基础的详细资料说明

Imagination发布最新神经网络加速器

Imagination Technologies宣布推出其面向人工智能(AI)应用的最新神经网络加速....

的头像 Imagination Tech 发表于 12-06 16:09 ? 293次 阅读
Imagination发布最新神经网络加速器

以μC OS-III为例的嵌入式实时操作系统概述

本文档的主要内容详细介绍的是以μC OS-III为例的嵌入式实时操作系统概述主要内容包括了:一. 任....

发表于 12-06 16:06 ? 43次 阅读
以μC OS-III为例的嵌入式实时操作系统概述

BLDC驱动器485通讯的接线方法及配置的资料说明

此用法通过485通讯实现对电机的控制操作。485通讯控制的接法如图 4.57所示。485主站(主站可....

发表于 12-06 10:15 ? 36次 阅读
BLDC驱动器485通讯的接线方法及配置的资料说明

安防工程在偏远地区的全面建设之路 依旧需要因地制宜

目前,2018首届西藏安防展研讨会在拉萨举行,针对偏远地区智能安防建设进行了多方位的讨论。在全国智慧....

发表于 12-05 10:13 ? 269次 阅读
安防工程在偏远地区的全面建设之路 依旧需要因地制宜

STM32单片机GPIO寄存器的功能解析

对于GPIO端口,每个端口有16个引脚,每个引脚的模式由寄存器的四个位控制,每四位又分为两位控制引脚....

发表于 12-04 14:54 ? 148次 阅读
STM32单片机GPIO寄存器的功能解析

探析嵌入式系统在IoT产业中的应用

嵌入式系统在IoT产业中非常重要,那么它在产业中是一种怎样的存在,本文主要阐述它在IoT的作用和特点....

的头像 物联网技术 发表于 12-04 14:04 ? 250次 阅读
探析嵌入式系统在IoT产业中的应用

边界扫描技术的详细资料描述

安捷伦边界扫描软件包支持符合IEEE标准1149.1的数字设备的测试。测试开发人员可以有效和高效地测....

发表于 12-04 08:00 ? 34次 阅读
边界扫描技术的详细资料描述

电子专业嵌入式系统课程体系研究分析

随着嵌入式技术的迅猛发展, 学生分析、解决嵌入式实际应用问题的能力亟待提高。本文根据嵌入式系统知识体....

发表于 12-03 14:51 ? 48次 阅读
电子专业嵌入式系统课程体系研究分析

DSP教程之DSP中文版速成教程和DSP的汇编实验程序速学教程免费下载

本用户指南是TMS320F28335 嵌入式DSP 控制模板硬件使用说明书,详细描述了SEED-DE....

发表于 12-03 08:00 ? 68次 阅读
DSP教程之DSP中文版速成教程和DSP的汇编实验程序速学教程免费下载

嵌入式应用框架EAF详解

EAF是Embedded Application Framework 的缩写,即嵌入式应用框架。嵌入....

发表于 12-02 11:30 ? 144次 阅读
嵌入式应用框架EAF详解

基于微处理器S3C2440和WinCE嵌入式实时操作系统的视频数据采集

CMOS图像传感器及其接口电路用于采集视频数据。LCD与触摸屏构成人机交互???,起到数据交互的作用,....

发表于 12-02 11:18 ? 143次 阅读
基于微处理器S3C2440和WinCE嵌入式实时操作系统的视频数据采集

ZYNQ-7000如何生成从Flash和SD卡启动的镜像文件

ZYNQ-7000如何生成从Flash和SD卡启动的镜像文件 将PL与PS部分一起使用,....

的头像 电子发烧友网工程师 发表于 12-01 08:38 ? 215次 阅读
ZYNQ-7000如何生成从Flash和SD卡启动的镜像文件

研华全面布局AIoT 赋能全球物联网产业链

万物互联时代,边缘计算、人工智能、大数据分析等技术深度融合,成为各行业数字化转型的关键。为凝聚产业力....

的头像 DIGITIMES 发表于 11-30 17:22 ? 612次 阅读
研华全面布局AIoT 赋能全球物联网产业链

STC单片机扩展P4口应用的介绍

对于PQFP-44和PLCC-44封装的STC89系列单片机增加了,4个I/O口P4口,P4口在特殊....

发表于 11-29 11:47 ? 51次 阅读
STC单片机扩展P4口应用的介绍

首发:周立功教授《嵌入式软件工程方法与实践丛书》在北航正式出版开售

11月24日,由周立功教授主导撰写的《嵌入式软件工程方法与实践丛书》前三本,共计200万字,在全国嵌....

的头像 人间烟火123 发表于 11-28 16:41 ? 2737次 阅读
首发:周立功教授《嵌入式软件工程方法与实践丛书》在北航正式出版开售

单片机电路设计中的10个难点

单片机是嵌入式系统的核心元件,使用单片机的电路要复杂得多,但在更改和添加新功能时,带有单片机的电路更....

的头像 玩转单片机 发表于 11-28 15:44 ? 565次 阅读
单片机电路设计中的10个难点

探讨单片机的寻址方式

AT89C51单片机能直接认识和执行的机器指令有255条,有7种寻址方式,即立即寻址、直接寻址、寄存....

的头像 贸泽电子设计圈 发表于 11-28 11:09 ? 561次 阅读
探讨单片机的寻址方式

马维尔SMI注册访问应用程序安装和用户指南资料免费下载

奇迹SMI寄存器访问GUI应用程序软件提供了允许用户访问的解决方案某些马维尔产品的内部寄存器。该软件....

发表于 11-28 08:00 ? 30次 阅读
马维尔SMI注册访问应用程序安装和用户指南资料免费下载

MSP430G2x32和MSP430G2x02系列混合信号微控制器的数据手册免费下载

德州仪器MSP430系列超低功耗微控制器由若干设备组成,这些设备具有针对各种应用的不同外围设备。结合....

发表于 11-28 08:00 ? 54次 阅读
MSP430G2x32和MSP430G2x02系列混合信号微控制器的数据手册免费下载

STM32开发板教程之STM32开发指南免费下载

本开发指南将由浅入深,带领大家进入 STM32 的世界。本指南总共分为三篇:1,硬件篇,主要介绍本指....

发表于 11-28 08:00 ? 83次 阅读
STM32开发板教程之STM32开发指南免费下载

人工智能应用场景越来越多 逐渐成为各个行业的必备技能

从2015年开始,人工智能概念从提出伊始就受到市场的高度重视,从无人商店到智慧金融,从智慧物流到智能....

发表于 11-27 17:12 ? 960次 阅读
人工智能应用场景越来越多 逐渐成为各个行业的必备技能

SN74ALVCH16841 具有三态输出的 20 位总线接口 D 类锁存器

这个20位总线接口D型锁存器设计用于1.65 V至3.6 VVCC操作。< /p> SN74ALVCH16841具有三态输出,专为驱动高电容或相对低阻抗负载而设计。该器件特别适用于实现缓冲寄存器,单向总线驱动器和工作寄存器。 SN74ALVCH16841可用作两个10位锁存器或一个20位锁存器。 20个锁存器是透明的D型锁存器。该器件具有同相数据(D)输入,并在其输出端提供真实数据。锁存使能(1LE或2LE)输入为高电平时,相应的10位锁存器的Q输出跟随D输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(10E或2OE)输入可用于放置输出。相应的10位锁存器处于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 < p> SN74ALVCH16841的工作温...

发表于 10-11 16:06 ? 2次 阅读
SN74ALVCH16841 具有三态输出的 20 位总线接口 D 类锁存器

SN74LVTH16373 具有三态输出的 3.3V ABT 16 位透明 D 类锁存器

'LVTH16373器件是16位透明D型锁存器,具有3态输出,设计用于低压(3.3V)VCC操作,但能够为5 V系统环境提供TTL接口。这些器件特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动器提供了在没有接口或上拉组件的情况下驱动总线线路的能力。 OE不影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。建议不要使用上拉或下拉电阻与总线保持电路。 当VCC介于0和1.5 V之间时,器件处于高阻态上电或断电。但是,为了确保1.5 V以上的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 这些器件完全...

发表于 10-11 15:53 ? 2次 阅读
SN74LVTH16373 具有三态输出的 3.3V ABT 16 位透明 D 类锁存器

SN74ALVCH16823 具有三态输出的 18 位总线接口触发器

这个18位总线接口触发器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16823具有三态输出,专为驱动高电容或相对低阻抗负载而设计。该器件特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 SN74ALVCH16823可用作两个9位触发器或一个18-位触发器。当时钟使能(CLKEN)输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN置为高电平会禁用时钟缓冲区,从而锁存输出。将清除(> CLR)输入设为低电平会使Q输出变为低电平而与时钟无关。 缓冲输出使能(< span style =“text-decoration:overline”> OE )输入可用于将九个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 输出使能(OE)输入不影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定...

发表于 10-11 15:12 ? 6次 阅读
SN74ALVCH16823 具有三态输出的 18 位总线接口触发器

SN74ABT16373A 具有三态输出的 16 位透明 D 类锁存器

'ABT16373A是16位透明D型锁存器,具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入端设置的电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ABT16373A的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ABT16373A的特点是在-40°C至85°C的温度范围内工作。 ...

发表于 10-11 15:07 ? 13次 阅读
SN74ABT16373A 具有三态输出的 16 位透明 D 类锁存器

SN74ALVCH16820 具有双路输出和三态输出的 3.3V 10 位触发器

这个10位触发器设计用于1.65 V至3.6 VVCC操作。 < p> SN74ALVCH16820的触发器是边沿触发的D型触发器。在时钟(CLK)输入的正跳变时,器件在Q输出端提供真实数据。 缓冲输出使能(OE)输入可用于将10个输出放入正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \输入不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于将未使用或未驱动的输入保持在有效的逻辑电平。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 数据输入端的总线保持消除了对外部上拉/下拉电阻的需求 每个JESD的闩锁性能超过250 mA 17 ESD?;こ齁ESD 22 2000-V人体模型(...

发表于 10-11 14:49 ? 2次 阅读
SN74ALVCH16820 具有双路输出和三态输出的 3.3V 10 位触发器

SN74ABT16374A 具有三态输出的 16 位边沿 D 类触发器

'ABT16374A是16位边沿触发D型触发器,具有3态输出,专为驱动高电容或相对低阻抗而设计负载。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出采用在数据(D)输入处设置的逻辑电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ABT16374A的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ABT16374A的特点是在-40°C至85°C的温度范围内工作。 特性 ...

发表于 10-11 11:46 ? 2次 阅读
SN74ABT16374A 具有三态输出的 16 位边沿 D 类触发器

SN74AHCT16374 具有三态输出的 16 位边沿 D 类触发器

'AHCT16374器件是16位边沿触发D型触发器,具有3态输出,专为驱动高电容或相对较低的电容而设计阻抗负载。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出取数据(D)输入的逻辑电平。 缓冲输出使能(OE \)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 为了确保上电或断电期间的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 SN54AHCT16374的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74AHCT16374的工作温度范围为-40°C至85°C。   特性 德州仪器WidebusTM家庭成员 EPICTM(...

发表于 10-11 11:32 ? 2次 阅读
SN74AHCT16374 具有三态输出的 16 位边沿 D 类触发器

CY74FCT162374T 具有三态输出的 16 位边沿触发 D 类触发器

CY74FCT16374T和CY74FCT162374T是16位D型寄存器,设计用作高速,低功耗总线应用中的缓冲寄存器。通过连接输出使能(OE)和时钟(CLK)输入,这些器件可用作两个独立的8位寄存器或单个16位寄存器。流通式引脚排列和小型收缩包装有助于简化电路板布局。 使用Ioff为部分断电应用完全指定此设备。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。 CY74FCT16374T非常适合驱动高电容负载和低阻抗背板。 CY74FCT162374T具有24 mA平衡输出驱动器,输出端带有限流电阻。这减少了对外部终端电阻的需求,并提供最小的下冲和减少的接地反弹。 CY74FCT162374T非常适合驱动传输线。 特性 Ioff支持部分省电模式操作 边沿速率控制电路用于显着改善的噪声特性 典型的输出偏斜< 250 ps ESD&gt; 2000V TSSOP(19.6密耳间距)和SSOP(25密耳间距)封装 工业温度范围-40°C至+ 85°C VCC= 5V±10% CY74FCT16374T特点: ...

发表于 10-11 11:28 ? 2次 阅读
CY74FCT162374T 具有三态输出的 16 位边沿触发 D 类触发器

SN74ALVCH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

这个12位至24位多路复用D型锁存器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16260用于必须将两个独立数据路径复用到单个数据路径或从单个数据路径解复用的应用中。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。该器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许在A到B方向上进行存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存,直到锁存使能输入返回高电平为止。 确保上电或断电期间的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 < p> SN74ALVCH16260的工...

发表于 10-11 11:08 ? 6次 阅读
SN74ALVCH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN74ALVCH16374 具有三态输出的 16 位边沿 D 类触发器

这个16位边沿触发D型触发器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16374特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。它可以用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跳变时,触发器的Q输出取数据(D)输入的逻辑电平。 OE \可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 工作电压范围为1.65至3.6 V 最大tpd为4.2 ns,3.3 V ±24-mA输出驱动在3.3 V 数据输入...

发表于 10-11 11:06 ? 2次 阅读
SN74ALVCH16374 具有三态输出的 16 位边沿 D 类触发器

SN74ALVCH16373 具有三态输出的 16 位透明 D 类锁存器

这个16位透明D型锁存器设计用于1.65 V至3.6 VVCC操作。 SN74ALVCH16373特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。该器件可用作两个8位锁存器或一个16位锁存器。当锁存使能(LE)输入为高电平时,Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常状态逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 为确保上电或断电期间的高阻态,OE \应连接到VCC通过上拉电阻;电阻的最小值由驱动器的电流吸收能力决定。 有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在上拉电路中使用上拉或下拉电阻。 特性 德州仪器广播公司的成员?系列 工作电压范围为1.65 V至3.6 V 最大tpd3.6 ns,3.3 V ...

发表于 10-11 11:02 ? 4次 阅读
SN74ALVCH16373 具有三态输出的 16 位透明 D 类锁存器

SN74LVCH16373A 具有三态输出的 16 位透明 D 类锁存器

这个16位透明D型锁存器设计用于1.65 V至3.6 VVCC操作。 特性 德州仪器宽带总线系列成员 典型VOLP(输出接地反弹) &lt; 0.8 V,VCC= 3.3 V,TA= 25°C 典型VOHV(输出V < sub> OH Undershoot) &gt; 2 V在VCC= 3.3 V,TA= 25°C Ioff支持实时插入,部分 - 电源关闭模式和后驱动?;? 支持混合模式信号操作(具有3.3VVCC的5V输入和输出电压) < li>数据输入端的总线保持消除了对外部上拉或下拉电阻的需求 每个JESD的闩锁性能超过250 mA 17 ESD?;こ齁ESD 22 < ul> 2000-V人体模型(A114-A) 200-V机型(A115-A) 参数 与其它产品相比 D 类锁存器   Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) ...

发表于 10-11 11:00 ? 8次 阅读
SN74LVCH16373A 具有三态输出的 16 位透明 D 类锁存器

SN74ABTH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN54ABT16260和SN74ABTH16260是12位至24位多路复用D型锁存器,用于必须复用两条独立数据路径的应用中,或者从单个数据路径中解复用。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。该器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许A-to-B方向的存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存状态,直到锁存使能输入返回高电平为止。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 ...

发表于 10-11 10:51 ? 4次 阅读
SN74ABTH16260 具有三态输出的 12 位至 24 位多路复用 D 类锁存器

SN74ABT162823A 具有三态输出的 18 位总线接口触发器

这些18位总线接口触发器具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 ?? ABT162823A器件可用作两个9位触发器或一个18位触发器。当时钟使能(CLKEN)\输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN \置为高电平会禁用时钟缓冲器,从而锁存输出。将清零(CLR)\输入设为低电平会使Q输出变为低电平而与时钟无关。 缓冲输出使能(OE)\输入将9个输出置于正常逻辑状态(高电平)或低电平)或高阻抗状态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动器提供了驱动总线线路的能力,无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 输出设计为源电流或吸收电流高达12 mA,包括等效的25- 串联电阻,用于减少过冲和下冲。 这些器件完全符合热插拔规定使用Ioff和上电3状态的应用程序。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置...

发表于 10-11 10:48 ? 13次 阅读
SN74ABT162823A 具有三态输出的 18 位总线接口触发器

SN74ABTH162260 具有串联阻尼电阻和三态输出的 12 位到 24 位多路复用 D 类锁存器

'ABTH162260是12位至24位多路复用D型锁存器,用于两个独立数据路径必须复用或复用的应用中。 ,单一数据路径。典型应用包括在微处理器或总线接口应用中复用和/或解复用地址和数据信息。这些器件在存储器交错应用中也很有用。 三个12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或数据传输。输出使能(OE1B \,OE2B \和OEA \)输入控制总线收发器功能。 OE1B \和OE2B \控制信号还允许A-to-B方向的存储体控制。 可以使用内部存储锁存器存储地址和/或数据信息。锁存使能(LE1B,LE2B,LEA1B和LEA2B)输入用于控制数据存储。当锁存使能输入为高电平时,锁存器是透明的。当锁存使能输入变为低电平时,输入端的数据被锁存并保持锁存状态,直到锁存使能输入返回高电平为止。 B端口输出设计为吸收高达12 mA的电流,包括等效的25系列电阻,以减少过冲和下冲。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过...

发表于 10-11 10:45 ? 0次 阅读
SN74ABTH162260 具有串联阻尼电阻和三态输出的 12 位到 24 位多路复用 D 类锁存器

SN74ABT162841 具有三态输出的 20 位总线接口 D 类锁存器

这些20位透明D型锁存器具有同相三态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 ?? ABT162841器件可用作两个10位锁存器或一个20位锁存器。锁存使能(1LE或2LE)输入为高电平时,相应的10位锁存器的Q输出跟随数据(D)输入。当LE变为低电平时,Q输出锁存在D输入设置的电平。 缓冲输出使能(10E或2OE)输入可用于放置输出。相应的10位锁存器处于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。 输出设计为吸收高达12 mA的电流,包括等效的25- 用于减少过冲和下冲的串联电阻。 这些器件完全适用于使用I的热插入应用关闭并启动3状态。 Ioff电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置于高阻态,从而防止驱动器冲突。 为确保上电或断电期间的高阻态, OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 OE \不影响锁存器的内部操作。当输出处于高阻态时,可以保留旧数据...

发表于 10-11 10:43 ? 4次 阅读
SN74ABT162841 具有三态输出的 20 位总线接口 D 类锁存器

SN74ALVTH16821 具有三态输出的 2.5V/3.3V 20 位总线接口触发器

'ALVTH16821器件是20位总线接口触发器,具有3态输出,设计用于2.5 V或3.3 VVCC操作,但能够为5 V系统环境提供TTL接口。 这些器件可用作两个10位触发器或一个20位触发器。 20位触发器是边沿触发的D型触发器。在时钟(CLK)的正跳变时,触发器存储在D输入端设置的逻辑电平。 缓冲输出使能(OE \)输入可用于将10个输出置于正常逻辑状态(高电平或低电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和1.2 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保1.2 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 SN54ALVTH16821的特点是可在-55°C至125°C的整个军用温度范围内工作。 SN74ALVTH16821的工作温度范围为-40&de...

发表于 10-11 10:35 ? 2次 阅读
SN74ALVTH16821 具有三态输出的 2.5V/3.3V 20 位总线接口触发器

SN74ALVTH16374 具有三态输出的 2.5V/3.3V 16 位边沿 D 类触发器

'ALVTH16374器件是16位边沿触发D型触发器,具有3态输出,设计用于2.5V或3.3VV < sub> CC 操作,但能够为5 V系统环境提供TTL接口。这些器件特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 这些器件可用作两个8位触发器或一个16位翻转器。翻牌。在时钟(CLK)的正跳变时,触发器存储在数据(D)输入处设置的逻辑电平。 缓冲输出使能(OE)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE不影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 /p> 当VCC介于0和1.2 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保1.2 V以上的高阻态,OE应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 SN54ALVTH16374的特点是在-55°C至125°C的整个军用温度...

发表于 10-11 10:31 ? 4次 阅读
SN74ALVTH16374 具有三态输出的 2.5V/3.3V 16 位边沿 D 类触发器

SN74ABTH16823 具有三态输出的 18 位总线接口触发器

这些18位触发器具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现更宽的缓冲寄存器,I /O端口,带奇偶校验的双向总线驱动器和工作寄存器。 'ABTH16823可用作两个9位触发器或一个18位触发器。当时钟使能(CLKEN \)输入为低电平时,D型触发器在时钟的低到高转换时输入数据。将CLKEN \置为高电平会禁用时钟缓冲器,锁存输出。将清零(CLR \)输入置为低电平会使Q输出变为低电平,与时钟无关。 缓冲输出使能(OE \)输入可用于将9个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。高阻抗状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 OE \不会影响触发器的内部操作。当输出处于高阻态时,可以保留旧数据或输入新数据。 当VCC介于0和2.1 V之间时,器件在上电或断电期间处于高阻态。但是,为了确保2.1 V以上的高阻态,OE \应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。 提供有源总线保持电路,用于保持有效逻辑电平的未使用或浮动数据输入。 ...

发表于 10-10 17:15 ? 11次 阅读
SN74ABTH16823 具有三态输出的 18 位总线接口触发器

SN74AHCT16373 具有三态输出的 16 位透明 D 类锁存器

SNxAHCT16373器件是16位透明D型锁存器,具有3态输出,专为驱动高电容或相对低阻抗负载而设计。它们特别适用于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器。 特性 德州仪器Widebus™系列的成员 EPIC™(增强型高性能注入CMOS)工艺 输入兼容TTL电压 分布式VCC和GND引脚最大限度地提高高速 开关噪声 流通式架构优化PCB布局 每个JESD的闩锁性能超过250 mA 17 ESD?;っ扛鯩IL-STD超过2000 V- 883, 方法3015;使用机器型号超过200 V(C = 200 pF,R = 0) 封装选项包括: 塑料收缩小外形(DL)封装 < li>薄收缩小外形(DGG)封装 薄超小外形(DGV)封装 80-mil精细间距陶瓷扁平(WD)封装 25密耳的中心间距 参数 与其它产品相比 D 类锁存器   ...

发表于 10-10 16:23 ? 12次 阅读
SN74AHCT16373 具有三态输出的 16 位透明 D 类锁存器
  • 池莉:她构建了一座叫“生活”的城 2018-12-13
  • GreatNews The Intelligent RSS Reader 2018-12-13
  • 865| 943| 474| 883| 261| 661| 197| 598| 483| 347|